74LS138是一种集成的3-8线译码器芯片。它的逻辑电路如图1所示。 图1 3.8线译码器的电路图 从图1可以看出,74LS138电路除了双点画线框内的译码电路外,还包含了由GS门组成的控制电路部分。 74LS138有3个附加的控制端S0、S1、和S2。当S0=1、 时,GS输出为高电平(1),译码器处于正常工作状态;否则,译码器被禁止,...
百度试题 结果1 题目 试画出用3线—8线译码器74LS138和门电路产生如下多输出逻辑函数的逻辑图。 相关知识点: 试题来源: 解析 解: 逻辑电路如下图。 反馈 收藏
3-8译码器74LS138引脚图及真值表 图4.13 74LS138管脚排列图 如果输入的是n位二进制代码,则译码器应该有2 n个输出端。所以2位二进制译码器有4个输出端,又可以称为2线-4线译码器;3位二进制译码器有8个输出端,可以称为3线-8线译码器;4位二进制译码器有16个输出端,可以
百度试题 结果1 题目【题目】试画出用3线-8线译码器74LS138跟门电路发生如下多输入逻辑函数的逻辑图。 相关知识点: 试题来源: 解析 【解析】最佳答案解:逻辑电路如以下图。 反馈 收藏
题目试用图示3线-8线译码器74LS138和必要的门电路产生如下多输出逻辑函数。要求:(1)写出表达式的转换过程(6分);(2)在给定的逻辑符号图上完成最终电路图。(6分)相关知识点: 试题来源: 解析 2、(12分) ①转换过程(6分) ②连接图(6分)反馈 收藏
1. 了解3-8译码器的电路原理,掌握组合逻辑电路的设计⽅法 2. 掌握QuartusII软件原理图输⼊设计的流程 ⼆:实验内容 2.1设计输⼊ 1. 将3-8译码器A、B、C端作为输⼊,Y作为输出。 2. 其余引脚按照3-8译码器功能要求连接。 2.2电路仿真
下图2所示为3-8线译码器74LS138(A0、A1、A2为地址输入端;S1、、为选通控制端,后两者为低有效;输出为反码。)。试用74LS138和必要的逻辑门实现下列多输出逻辑函数: 注:[可在图上直接连线,但要写出设计过程(如真值表,表达式等)]。 相关知识点: 试题来源: 解析 答案: 真值表、标准表达式、 逻辑图 ...
【题目】分析下图由3线-8线译码器74LS138构成的电路.(1)写出输出s和c的逻辑函数表达式;(2)画出真值表;(3)说明该电路的逻辑功能.74LS138的逻辑功能表 C B A输 入输 出 A C A1 A2ASCSTB STA(ST_8)+(ST_2) A A.A耳耳耳 耳 耳耳74LS1382 3 70X X XX1 1 1 1 1 1 1 1X1× ×X1 1 1 ...
用3-8线译码器设计一个组合电路,其输入为3位二进制数,当输入的数不小于3也不大于6时,输出1,否则输出0。〔3-8线译码器逻辑符号见下,可直接利用此图。〕
3线-8线译码器74HC138功能表和1024×1位RAM分别如图7-4、图7-5所示,试用四片1024×1位RAM和74LS138构成4096×2位RAM。 VO0 VO1VO7IOIOIO1024×11024×1●●●1024×1RAMRAMRAMA0A1…A9R/W'CSA0A1…A9R/W'CSA0A1…A9R/W'CSA0Ai三A9R/WCS'7-4-1图7-4 图7-5 ...