例1:试用两片74LS138组成4-16线译码器,将输入的4位二进制代码A3A2A1A0译成16个独立的低电平信号 ~ 。 解:由图2可知,一片74LS138芯片只有3个代码输入端A2、A1、A0,想要对4位代码进行译码,必须用控制端来补充作为第4个代码输入端A3。 由74LS138的逻辑功能表1可知,控制端S0=1、 时译码器才能工作,否则译码器...
百度试题 结果1 题目 试画出用3线—8线译码器74LS138和门电路产生如下多输出逻辑函数的逻辑图。 相关知识点: 试题来源: 解析 解: 逻辑电路如下图。 反馈 收藏
全译码器的输入是3位二进制代码,3位二进制代码共有8种组合,故输出是与这8种组合一一对应的8个输出信号。译码器将每种二进制的代码组合译成对应的一根输出线上的高(低)电平信号。因此这种译码器也称为3-8线译码器。图5-44时5-6-1线译码器的框图。 图1 3-8线译码器框图 根据3-8线译码器的逻辑功能可以...
百度试题 结果1 题目【题目】试画出用3线-8线译码器74LS138跟门电路发生如下多输入逻辑函数的逻辑图。 相关知识点: 试题来源: 解析 【解析】最佳答案解:逻辑电路如以下图。 反馈 收藏
74LS138是一种集成的3-8线译码器芯片。它的逻辑电路如图1所示。 图1 3.8线译码器的电路图 从图1可以看出,74LS138电路除了双点画线框内的译码电路外,还包含了由GS门组成的控制电路部分。 74LS138有3个附加的控制端S0、S1、和S2。当S0=1、 时,GS输出为高电平(1),译码器处于正常工作状态;否则,译码器被禁止,...
图1 3/8译码器真值表 第一种方法:与或非并发赋值 综合后的电路图如图2所示。 图2 与或非并发赋值电路图 从图2的电路图中可以看出,这个3/8译码器的逻辑组成主要是LUT和I/O buffer。 消耗的逻辑资源如表1所示: 表1 与或非并发赋值资源消耗表
本次实验的任务是构建一个3-8译码器,且将译码结果通过小脚丫的LED灯显示。 听上去并不难,而且我能想象到,一定会有不少同学会立刻开始画一个8行的真值表,然后通过卡诺图进行化简,且根据最终的逻辑表达式画出门电路图。这个方法当然没有错,不过,如果面对更多位数的系统,比如4-16或者是8-256的译码器,建一个几百...
已知用 3 线-8 线译码器 74LS138 构成的逻辑电路如下图所示,试写出Y1、Y2的逻辑表达式,列出真值表,并分析该电路的逻辑功能。(6分)9SST ISSTLdzVg 相关知识点: 试题来源: 解析 解:Y1、Y2的逻辑表达式:(2分) 真值表 :(2分) 由真值表可知,这是一个1位全加器电路,其中Y1为本位和,Y2为向高位的...
用3线-8线译码器74HC138和门电路设计1位二进制全减器,输入为被减数、减数和来自低位的借位信号,输出差和向高位的借位信号。写出逻辑表达式,并画出逻辑图。相关知识点: 试题来源: 解析 真值表如下: 根据真值表写出逻辑表达式:、 根据逻辑表达式画出逻辑图如下: 根据真值表写出逻辑表达式:、 根据逻辑表达式画出...
PAGE PAGE 1 集成3-8线译码器电路图和规律符号 - 电子技术 74LS138是一种集成的3-8线译码器芯片。它的规律电路如图1所示。 图1 3.8线译码器的电路图 从图1可以看出,74LS138电路除了双点画线框内的译码电路外,还包含了由GS门组成的把握电路部分。 74LS138有3个附加的把握端S0、S1、和S2。当S0=1、时,GS...