比较器的设计以开环高增益放大器的设计为基础。这类比较器属于非线性的模拟电路,其输入和输出之间不存在线性关系。比较器的应用场合很多,可以用于电压监测,电平转换,V/F转换,适用于采样/跟踪保持电路,过零检测,峰值检测和延迟线的检测。系统级应用包括便携式和电池驱动的系统、扫描仪、机顶盒和高速差分线接收器。
一种基于闩锁结构的高速电压比较器
25、s401、在每一次比较器比较完成后,在t1,t2,...,tn时刻,校正模块依次比较第i锁存器(i=1,2,...,n)的输出信号vi(i=1,2,...,n)和基准锁存器的输出信号vci(i=1,2,...,n); 26、s402、如果vi=vci(i=1,2,...,n),说明第i锁存器(i=1,2,...,n)的失调电压等于基准锁存器的失调电压,...
速比较器火花码和亚稳态的电路结构,其结构简 单,降低编码复杂度,能够有效地抑制高速比较 器火花码和亚稳态,其包括格雷码编码电路,格 雷码编码电路包括输入端和输出端,格雷码编码 电路的输入端包括多个二输入与非门,其特征在 于,与格雷码编码电路的输出端最高位连接的二 ...
本发明涉及高速模数转换器领域,尤其涉及FLASHADC模数转换器,具体为一种抑制高速比较器火花码和亚稳态的电路结构,其结构简单,降低编码复杂度,能够有效地抑制高速比较器火花码和亚稳态,其包括格雷码编码电路,格雷码编码电路包括输入端和输出端,格雷码编码电路的输入端包括多个二输入与非门,其特征在于,与格雷码编码电路的输...