2807 12 40:16 App 【电控】9.H桥驱动电路 2706 3 1:34:28 App 2020-03-07 SPWM课@定时器中断+pwm输出+pwm动态调整+波形分析 1308 1 58:05 App Simulink模型开发A3_1_INV2PH_AC_CC_IPID_A_UAC_SPWM单相并网逆变器交流恒流源(四象限、无功、PWM整流、逆变) 7657 7 54:25 App 基于高频逆变器的原...
一种硬件死区控制与互锁电路[1] 下载积分:3500 内容提示: (19)国家知识产权局(12)实用新型专利(10)授权公告号 (45)授权公告日 (21)申请号 202221788947.X(22)申请日 2022.07.12(73)专利权人 浙江致壮轨道交通设备有限公司地址 314101 浙江省嘉兴市嘉善县陶庄镇夏汾路1号2幢西侧(72)发明人 薛裕 (51)...
本实用新型的一种硬件死区电路及控制系统,包括:第一模块,包括一正向施密特触发器、一反向施密特触发器、一高通滤波器、一逻辑与门,正向施密特触发器接入PWM信号后分两路,一路接逻辑与门的一输入端,另一路依次接高通滤波器、反向施密特触发器、逻辑与门的另一输入端,逻辑与门输出带有死区时间的PWMH信号;第二模块,...
一种可调硬件死区时间的IGBT驱动死区和互锁电路 下载积分:120 内容提示: (19)中华人民共和国国家知识产权局(12)发明专利申请(10)申请公布号 (43)申请公布日 (21)申请号 202011140792.4(22)申请日 2020.10.22(71)申请人 中国科学院山西煤炭化学研究所地址 030001 山西省太原市桃园南路27号(72)发明人 乔岩 ...
摘要 本实用新型提供了一种硬件死区控制与互锁电路,包括:死区发生模块和互锁模块,所述死区发生模块的输入端接入驱动波信号和Ctrl信号,所述驱动波信号在死区发生模块内通过比较器与Ctrl信号进行比较得到第一比较信号;所述第一比较信号与原驱动波信号进行与逻辑,形成死区时间并得到死区发生模块的输出信号;所述死区发生模块...
[精华版]硬件电路设置死区的方法 硬件设置死区的方法 控制过程如下:因为IPM控制输入低电平有效。平时CPU输出控制脚1处于高电平,逻辑或门输出高电平,IPM输入锁定。当CPU输出低电平有效时,高频瓷片电容通过电阻放电,逻辑或门输入脚2仍然维持高电平,逻辑或门输出高电平,IPM输入仍然锁定。当电容放电完毕,或门输入脚2变...
驱动死区和互锁电路,解决现有软件控制死区和互锁可靠性差,硬件控制灵活性差的问题,本发明将软件与硬件结合,通过处理器设定死区时间,并且使处理器根据IGBT节温和输出电流大小调节硬件死区时间,以便提高控制性能,在处理器未设定或设定失效时会有一个较大的死区时间默认值,确保在任何状态下均存在一个有效的死区时间,使得...
用于变频器三相桥式逆变回路硬件死区补偿的检测电路专利信息由爱企查专利频道提供,用于变频器三相桥式逆变回路硬件死区补偿的检测电路说明:本实用新型的目的是提出一种用于变频器三相桥式逆变回路硬件死区补偿的检测电路。该检测电路包括:连...专利查询请上爱企查
驱动死区和互锁电路,解决现有软件控制死区和互锁可靠性差,硬件控制灵活性差的问题,本发明将软件与硬件结合,通过处理器设定死区时间,并且使处理器根据IGBT节温和输出电流大小调节硬件死区时间,以便提高控制性能,在处理器未设定或设定失效时会有一个较大的死区时间默认值,确保在任何状态下均存在一个有效的死区时间,使得...
摘要 本实用新型的一种硬件死区电路及控制系统,包括第一模块,包括一正向施密特触发器、一反向施密特触发器、一高通滤波器、一逻辑与门,正向施密特触发器接入PWM信号后分两路,一路接逻辑与门的一输入端,另一路依次接高通滤波器、反向施密特触发器、逻辑与门的另一输入端,逻辑与门输出带有死区时间的PWMH信号;第二模块...