数字签名算法计算复杂,计算量大,难以推广,因此设计了标识密码中数字签名算法的硬件架构来完成数字签名的生成和验证,使用高效的软硬件协同方法,根据相应优势对软硬件功能进行划分,对软件实现部分进行算法优化,使用Verilog完成硬件计算单元的设计,并通过VC707FPGA开发板对其进行实现,实验结果表明,与软件相比,在SoC系统中进行...