图4(b)是经中值滤波处理后的图像。可以看出,中值滤波器对椒盐噪声有良好的滤除作用。 4、 结束语 本设计在ALTERA公司的CycloneII系列FPGA上成功实现了一种快速中值滤波算法,并获得了良好的处理结果。本方法为图像处理系统的前端预处理的滤波提供了一种解决方案,并可以应用于普遍的图像处理系统前端。事实上,本设计只...
由表1可知,对于一幅512×512像素的图像,本文改进的基于FPGA的快速中值滤波算法在硬件上能达到的最高工作频率为231.21 MHz,处理时间约为1.13 ms,比软件实现该算法的速度快11倍;与传统的中值滤波算法和参考文献[7]算法的硬件结构相比,本文改进算法耗费的逻辑单元和寄存器较少,占用硬件资源更少,从而达到较高的工作频率...
基于FPGA的快速中值滤波算法实现 • 98 •ELECTRONICS WORLD ・探索与观察 武 汉迈 迪克 光电 股份 有限 公司 陈军旗 南开大学滨海学院 赵凤怡
并且通过仿真实验可知,对于椒盐噪声的滤除,算法能够达到与中值滤波同样的视觉处理效果。关键词:并行处理;中值滤波;预处理;快速算法;图像处理 中图分类号:0246文献标志码:A 0引言 实际图像在采集、形成、传输过程中,不可避免会受到 噪声干扰,严重影响视觉效果,对后续的边缘检测、图像分 割、特征提取、模式...
比较编码的中值滤波快速算法及FPGA实现
2 .河北工业大学计算机科学与软件学院, 天津 300401) 摘要 :针对传统 中值 滤波算 法排 序量大、速度慢且处理效果模糊的 问题 ,在快速 中值 滤波算法 的基础上 ,提出 了一 种加 入 阈值 比较 、且具有更 高并 行流水结构 的改 进算法, 并在 现场可编程门 阵列 (FPGA)硬件平 台上 实现 了该 算法。
针对传统中值滤波算法排序量大,速度慢且处理效果模糊的问题,在 快速中值滤波算法的基础上,提出了一种加入阈值比较,且具有更高并行流水结构的改进算法,并在现场可编程门阵列(FPGA)硬件平台上实现了该算法.实验 结果表明,改进的快速中值滤波算法不仅减少了比较的次数,还更好地保护了图像的细节,可满足图像预处理对实时性...
理论分析及试验结果表明,对于n×n大小的方形滤波窗口,这种方法的运算时间只是普通中值滤波法的1/n,但这2种方法处理效果基本相同。这对于硬件实时处理具有很高的利用价值。柏连发陈钱顾国华张保民南京理工大学学报:社会科学版柏连发;陈钱.一种易于硬件实现的超快速中值滤波算法.南京理工大学学报:自然科学版.1997.544-547...
摘要: 本文讨论了用C语言在微机上实现中值滤波及快速算法,在程序设计的过程中充分考虑到程序运行的时间复杂度和空间复杂度的问题,解决了由于图象太大而内存不够的问题,运用对程序运行时的方法,得出在PENTIUM-S100MHz上中值滤波的一般算法运行4.23秒,而快速算法运行2.58秒.关键词: C语言;中值滤波;快速算法;微机 ...
1. 基于FPGA的快速中值滤波算法 2. 基于FPGA的图像中值滤波算法硬件实现 3. 图像的中值滤波算法及其FPGA实现 4. 图像中值滤波算法及其FPGA的实现 5. 基于System Generator的快速中值滤波算法设计与实现 6. 基于FPGA的图像中值滤波器的硬件实现 7. 基于FPGA的快速中值滤波算法 8. 改进的中值滤波算法及其FP...