Hwacha是由UCB开发的一款向量处理器,UCB将Hwacha作为RISC-V的一个非标准扩展Xhwacha,已经以28nm和45nm的工艺流片多次,主频在1.5GHz以上,目前还在研发中,正在修改OpenCL的编译器,以适合Hwacha,UCB计划以开源的形式发布其代码。 (4)f32c f32c是由萨格勒布大学设计发布的32位、5级流水线、标量处理器,原本实现的是MIP...
最近 RISC-V初创公司Ubitium 表示,正在开发一种可以整合所有这些处理器的单一架构,并预言在2026年的某个时候,会宣布开发其基于“工作负载无关的微架构”的通用处理器。 Ubitium首席执行官Hyun Shin Cho 说,我们的通用处理器在一个芯片、一个架构中完成了CPU、GPU、DSP、FPGA所有功能。这不是一个渐进式的改进,而...
RI5CY是由苏黎世联邦理工大学和波罗尼亚大学联合设计的一款小巧的4级流水线开源处理器,实现了RV32IC,以及RV32M中乘法指令mul,其目标是作为并行超低功耗处理器项目PULP(Parallel Ultra Low Power)的处理器核,所以RI5CY在RISC-V的基础上增加了许多扩展,包括硬件循环、乘累加、高级算术指令等。采用UMC的65nm工艺进行流...
嵌入式硬件专家瑞萨电子宣布推出首款基于免费开放的RISC-V指令集架构 (ISA) 的完全自主研发的处理器内核。 众所周知,在过去,该公司已经推出了采用晶心科技RISC-V内核的产品,如32位语音控制ASSP、电机控制ASSP和64位通用微处理器“RZ/Five”,但它还没有利用通过这项技术,该公司计划提高其在 RISC-V 市场的地位。
IT之家 9 月 20 日消息,长城汽车董事长魏建军今晚发文,称紫荆 M100 芯片点亮。 据其介绍,紫荆 M100 芯片是国内第一个基于“RISC-V”架构研发的车规级芯片,也是长城汽车培育的首颗技术芯片。 长城汽车股份有限公司智能化副总裁吴会肖表示,紫荆 M100 CoreMark 达到了 2.1,为整车提供更快的响应速度。这次的硅知识产...
XM集群的内存连接方式有两种选择。第一种是通过高速带宽接口,直接连接模型数据存储于高效SRAM的方式,第二种则是通过CHI接口,连接DDR和HBM内存。在SiFive的设计理念中,Intelligence XM系列AI数据流处理器可通过CHI协议支持多XM集群的扩展,不仅兼容RISC-V、x86或Arm主机CPU,甚至可以独立于主机CPU运行。# 总结 SiFive...
特别要说明,爱板网最近又拿到了一款基于RISC-V的开发板GAPUINO,而且不仅如此,GAPUINO这个开发平台一上来就给大家放了大招,不仅是基于开源架构RISC-V,而且还是基于全球首款RISC-V架构的低功耗边缘计算处理器GAP8(可认为是嵌入式AI芯片)。要说目前国内最火的领域是什么?不是已经日渐成熟的IoT,也不是虚火过旺的区块...
Imagination Technologies宣布推出全新Catapult系列,这是基于RISC-V架构的处理器IP产品线,以满足下一代异构计算需求而设计。Imagination表示,其Catapult系列CPU在RISC-V架构基础上,针对性能、能效或平衡等多种不同需求进行配置,以适用于更广泛的市场。作为业界的老兵,Imagination在提供IP解决方案方面有着超过20年的经验...
值得关注的是,厦门半导体投资集团有限公司携手清华大学在本次论坛上发布了一款基于RISC-V架构的处理器芯片——Egret(意为“白鹭”)。Egret是一款32位单核处理器,采用中芯国际40nm工艺,主要应用于边缘计算领域。值得注意的是,由于这款处理器对标ARM Cortex-A7,在保持功耗性能与其持平的同时,两者的处理器接口也保持一致...
回国后的江朝晖创立了跃昉科技,将目标锁定在最核心的“卡脖子”技术——芯片架构上。三年多时间,跃昉科技研发出高端应用处理器NB2,成为业内第一款基于RISC-V架构的边缘智能高端处理器产品,目前已应用于国家电网及多个领域。 在接受凤凰网深圳专访时,谈起能源互联网未来,江朝晖依然语气兴奋,滔滔不绝分析着其当下的挑战...