基于fpga的脉冲信号发生器设计 简介 采用fpga方式基于Alter Cyclone2 EP2C5T144C8的简易脉冲信号发生器,可以实现输出一路周期1us到10ms,脉冲宽度:0.1us到周期-0.1us,时间分辨率为0.1us的脉冲信号,并且还能输出一路正弦信号(与脉冲信号同时输出)。输出模式可分为连续触发和单次手动可预置数(0~9)触发,具...
利用硬件描述语言(HDL)能够完成各种数字电路系统的设计,减少了传统逻辑门芯片的数量,简化了硬件电路设计;FPGA器件的时钟频率能达到几十兆甚至几百兆赫兹,完全能够满足合成高频信号的要求 [5]。 本文主要利用FPGA器件合成所需要的脉冲式正弦信号。由于EMAT需要的激励信号是脉冲式的,若直接采用DDS芯片作为激励输出信号,其...
基于FPGA的脉冲信号发生器设计摘要脉冲信号发生器是信号发生器的一种,可以产生重复频率、脉冲宽度及幅度均为可调的脉冲信号。随着电子技术的迅速发展,高速脉冲信号发生器已经广泛应用于通讯、测控、电子对抗、激光技术以及现代化仪器仪表等各种电子系统的测试和精确控制中。同时,脉冲信号发生器是雷达应用产生时序和控制信号的...
-范文最新推荐- 基于FPGA的脉冲信号发生器设计 摘要脉冲信号发生器是信号发生器的一种,可以产生重复频率、脉冲宽度及幅度均为可调的脉冲信号。随着电子技术的迅速发展,高速脉冲信号发生器已经广泛应用于通讯、测控、电子对抗、激光技术以及现代化仪器仪表等各种电子系统的测试和精确控制中。同时,脉冲信号发生器是雷达应用产...
FPGA电磁超声检测信号源硬件电路激励信号源是电磁超声检测系统的核心模块之一,其输出信号决定了电磁超声检测仪检测的质量.按照电磁超声检测系统对激励源的要求,设计了相应的正弦脉冲激励源.该设计系统主要包括FPGA的硬件语言合成脉冲信号,D/A转换,滤波放大,功率放大和阻抗匹配等硬件电路.该系统可输出频率,初始相位,占空比可...
基于FPGA的脉冲信号发生器设计
塌纛l”ELEcTNM子EAsEN技TEcHN眦GY第37卷第1期2014年1月基于FPGA的PSWF脉冲信号发生器设计张晨亮王红星张榛康家方(海军航空工程学院烟台264001)摘要:椭圆球面波函数(PSWF)具有时频域最佳能量聚集性及双正交性等优良特性,是极具前途的非正弦函数。基于椭圆球面波函数的非正弦时域正交调制系统充分利用了PSWF的优点,与...
摘要 基于FPGA并运用DDS技术的相关理论, 通过模块化设计, 使标准脉冲信号发生器达到较高的性能指标, 能够产生1~100 kHz线性可调的脉冲, 脉冲分辨率达100 Hz, 上升沿及下降沿为2.5 ns, 脉冲宽度从200 ns~5μs可调, 脉宽分辨率50 ns, 满足集成电路的脉冲驱动要求。 服务 把本文推荐给朋友 加入我的书架 加...
基于FPGA的高速可编程的脉冲信号发生器的设计
基于FPGA的脉冲信号发生器与数字频率计设计 摘要:简单介绍了基于FPGA的脉冲信号发生器的设计。通过对系统进行结构分析,采用层次化的设计方法,给出了脉冲信号发生器与数字频率计的VHDL代码,利用Quartus II对其进行了仿真,并在硬件电路上得以实现其逻辑功能。 关键词:FPGA;Quartus II;脉冲信号发生器...