一、背景知识 一般在做较多数字的加减法操作的时候我们会选择将这些操作数进行 压缩,即找到2个数使它们的和等效成原先的那组数。一般多组数据要通过华莱士树进行压缩,而华莱士树是由一系列的压缩器构成的。 二、压缩器 正如上文所述,压缩器构成了华莱士树。而目前比较流行的压缩器有4-2压缩器和3-2压...
4.一种基于阻类存储器的4bit华莱士树型乘法器电路,其特征在于,包括部分积电路 和压缩器电路,所述部分积电路的输出端电性连接到压缩器电路的输入端; 所述部分积电路包括4个如权利要求1至3中任一项所述的2bit华莱士树型乘法器电 路。 5.根据权利要求1所述的基于阻类存储器的4bit华莱士树型乘法器电路,其特征...
4.由此分析:经典华莱士树型乘法器的速度和面积取决于加法链长度(由位数决定),同时还取决于3-2压缩次数(部分积的行数)。由于乘法器的位数为4位,产生的部分积为4行,导致了该乘法器结构需要多进行1次3-2压缩。此乘法器结构共用到16个与门、7个全加器(fa)、7个半加器(ha)和一个异或门,逻辑单元仍较多。图1...