二维OS-CFAR的FPGA设计与实现的关键点主要有两个方面:一方面是参考窗中所有参考单元的读取方法,在DSP中,通过控制存储地址可以将参考窗中的数值同时取出,而在FPGA中读取RAM中的值,一次只能读取一个地址上的值,由于参考窗中参考单元的数量较多,将参考窗中的值取出需要很多延迟,同时也不能保证数据流处理,实时性大大降低。
如果检测单目标,否则OS-CFAR主要进行由于内部内部排序须将数据进行排序,排序算法积累实现二维OS-CFA算法模型均值估计,如果检测单则是杂波另一个角度考虑这个检测问题过程等价参考单元所有进行比较的思想解决。基本处理流程出检测单元的参考单元之后的所有比较结果比较结果进模型没有破坏原常适合数据流运算二维OS—CFA主要有...
4.根据有效目标在二维rd空间中的局部拓展性,利用二维矩形参考窗相较其他窗型cfar能够更准确地进行干扰估计并减小干扰对目标检测的影响,但二维os-cfar算法随着参考窗口尺寸增大,运算量很大,仅靠软件实现并不能达到较高的实时性的要求。传统二维os-cfar检测方法需要将检测单元周围所有参考单元统计升序排序找出第k个值记为...
基于FPGA的二维OS-CFAR设计与实现
基于fpga的二维os-cfar设计与实现 系统标签: cfarfpgaoscfar参考单元检测单元实现 第40卷第5期2015年10月全球定位系统GNSSWorldofChinaVol.40,No.5lOctober,2015doi:10.13442/j.gnss.1008 9268.2015.05.014基于FPGA的二维OS CFAR设计与实现刘中祥,宋志勇,付强(国防科学技术大学电子科学与工程学院,长沙410073)摘要:二维...
【摘要】二维OS-CFAR检测器在雷达目标检测中具有较好的检测性能,特别是在多目标以及动态杂波环境中 ,具有较强的抗干扰目标的能力.本文基于FPGA 设计和实现了二维OS-CFAR检测器 ,采用并行寻址以及二元积累判决等结构解决了FPGA 实现中二维空间上参考单元寻址困难以及排序运算计算量大、耗时长、实时性不高的问题 ,实现了...