本发明公开了一种基于阈值型忆阻器的三值逻辑电路,包括第一阈值型忆阻器MT1、第二阈值型忆阻器MT2、第三阈值型忆阻器MT3、第四阈值型忆阻器MT4、第五阈值型忆阻器MT5、第六阈值型忆阻器MT6、第一PMOS晶体管M1、第二NMOS晶体管M2、第三PMOS晶体管M3、第四NMOS晶体管M4、第五PMOS晶体管M5、第六NMOS晶体管M6...
1、三值 FPRM逻辑电路延时最佳极性搜索随着半导体制造工艺迅速发展, 超大规模集成电路VLSI(VeryLarge Scale Integration) 的综合性能指标逐渐成为信息产业发展的重要指标之一。由于芯片单位面积的集成度飞速提升 , 相应的集成电路功耗与延时快速增加 , 进而阻碍功能电路多样性的发展。传统数字电路采用二值逻辑函数来表示 ,...
摘要论文主要讨论了三值ECL电路的计算机辅助设计与综合算法,提出了从Post代数系统出发的准开关级电路综合方法,以及从ECL电路特点出发的基于限加一取小结构的开关级逻辑设计算法。论文首先讲述了ECL电路的工作原理和电路特性,分析了该电路族的数学模型和电路综合模型,然后介绍了多值数字系统设计的电路化简方法,一是代数化简...
1.基于忆阻器的三值数字逻辑门电路,包括一个三值与门电路,一个三值或门电路和一个三值非门电路,并定义电压Vcc为2V,对应逻辑2;电压Vcc/2,为1V对应逻辑1;GND为0V,对应逻辑0,其特征在于: 三值与门电路由两个忆阻器构成;其中第一忆阻器M1负极作为第一输入端,接电压Vcc、电压Vcc/2或GND,第二忆阻器M2负极作...
所述逻辑电路为基于忆阻器基本逻辑门的平衡三值半加器等组合逻辑电路,其中,平衡三值半加器包括平衡三值或门U1、平衡三值或门U2、平衡三值或门U3、平衡三值与非门U4和标准三值反相器U5,并利用忆阻器的阻值切换特性和记忆特性加以实现,从而进一步完成更复杂的逻辑电路设计,提高电路系统的信息存储密度,对现代信息电路的...
基于开关信号理论的三值nMOS电路设计 1 引言 在指导二值逻辑电路设计的布尔代数中,二值变量仅用于表示电路中二种信号(如高低电平),而变量之间的诸基本运算则在电路中用基本门予以实现,并且在电路的逻辑设... 吴训威 - 《Chinese Science Bulletin》 被引量: 0发表: 1993年 ...
一种实现三值逻辑电路的DNA计算模型 维普资讯 http://www.cqvip.com
本发明涉及电路设计,涉及平衡三值数字逻辑电路结构,具体指一种基于忆阻器基本逻辑门的平衡三值组合逻辑电路。 背景技术: 1、随着cmos器件的尺寸逐渐接近其物理极限,传统cmos集成电路摩尔定律的延续遭遇了困境。二值逻辑已不能满足一些电路的设计要求,相比于二值逻辑,三值逻辑因具有电路实现更简单、互联成本更低、传输信...
摘要 本发明涉及一种三值数字逻辑门电路。它包括一个三值与门电路,一个三值或门电路,一个三值非门电路。三值与门电路由两个忆阻器构成。其中第一忆阻器M1负极作为第一输入端,第二忆阻器M2负极作为第二输入端。第一忆阻器M1的正极与第二忆阻器M2的正极相连,并作为输出端。三值或门电路由两个忆阻器构成。其中...
三值钟控传输门绝热逻辑电路研究