试设计一位全加器逻辑电路,设被加数A,加数B,来自低位的进位CI,和为S,向高位的进位CO。要求作出真值表、写出逻辑函数表达式并用74LS138及与非门实现。(10分) 相关知识点: 试题来源: 解析 (1)真值表如右:(4分)(2)逻辑函数表达式:(2分)(3)逻辑变换(2分)(4)逻辑图(2分) ...
解 参见本章习题2-33关于1位全加器的变量定义和真值表,可以写出输出函数一 —和函数S和进位输出函数J的最小项表达式为 用74138实现逻辑函数时,138的使能端G1G2AG2B =100,编码输入端 则可以将全加器的和函数S和进位输出函数J的表达式写成相关知识点: 试题...
数字电路与逻辑设计:用74138实现一位全加器!试用集成译码器74LS138和基本门实现1位全加器,画出电路原理图,真值表并通过仿真验证其功能. 相关知识点: 试题来源: 解析 A B Ci C0 S A B Ci C0 S 0 0 0 0 0 1 0 0 0 10 0 1 0 1 1 0 1 1 00 1 0 0 1 1 1 0 1 00 1 1 1 0 1 1 ...