5.差分省功耗开关DAC 二.比较器 downward switching procedure比较器输入共模会发生变化,而比较器存在失调,如果失调电压与输入共模电压相关,则会造成SARADC线性度下降。 三.同步&异步SAR逻辑 SAR ADC工作时包括采样相和转换相,两个相位时间的总和即为SAR ADC的1/采样率,即输出一组数字码所用的时间。
图2是3bit SAR ADC 单调电容开关时序的功耗示意图,具体分两个过程:采样和电荷再分配。在采样时,信号经开关采样保持至电容阵列上极板,下极板均复位到Vref处;在电荷再分配时,依据比较结果把 VP 和 VN 较大一端当位权重电容底板电压由Vref切换至gnd,电压较小的一端则保持不变。这种单端电压切换过程导致了输入共模...
您可能会认为 16 位 SAR ADC 产生输出所需的时间是 8 位 SAR ADC 的两倍,因为输出位是其两倍。实际上,16 位 SAR ADC 中内部 DAC 的建立时间比 8 位版本的建立时间要长得多。因此,与低分辨率版本相比,高分辨率 SAR ADC 的采样率显着降低。 整个ADC 的线性度取决于内部 DAC 的线性度。因此,ADC 分辨率受...
大多SAR ADC的DAC都使用电容式DAC来提供内在的跟踪/保持功能。电容式DAC是采用电荷再分配原理来产生模拟...
但是受限于其逐次比较的特性,SAR ADC在转换速度上受到限制。每步多比特转换(Multi-bit/Cycle)的SAR ADC可以每一步完成多位量化,显著提升了SAR ADC的吞吐速率。传统的Multi-bit/Cycle SAR ADC 通常需要多个参考DAC或者是输入DAC,这带来了...
SAR(Successive Approximation Register)型ADC仍然使用电压比较的方法,它使用数字电路控制DAC输出一个变化的电压,并用此电压和输入电压比较,经过多次比较逐渐使DAC输出接近输入电压,从而得出数字输出。 举例如下: 假设ADC参考电压为0-5V,输入为3.2V。 压控寄存器最高位置为1,其余位为0,DAC输出参考电压一半2.5V,输入3.2...
在高层次上,SAR ADC 的工作原理是采用二进制搜索算法将输入电压与参考值相匹配。SARADC 依次使用采样和保持电路来跟踪 ADC 的模拟输入。然后,该采样输入连同来自内部 DAC 的输入被送入比较器,其输出以二进制增量进行调整,以尽可能接近采样值。 SAR ADC 框图 该架构依赖于一个反馈回路,其中比较器的输出通知下...
电荷型SAR ADC采用基于电荷重分分配(Charge Redistribution)的二进制算法实现转换功能。电荷型转换器中的DAC是由电容阵列构成,该电容阵列可直接用于系统的采样,从而省去了传统电路中单独的采样保持电路,减少电路设计的复杂度。电容阵列没有静态功耗,且电容比电阻有更好的相对精度,所以,该结构的ADC适合高精度和低功耗的...
SAR ADC周期时间由转换阶段和采集阶段构成。在转换阶段,ADC电容DAC与ADC输入断开,以执行SAR转换。输入在采集阶段重新连接,ADC驱动器必须在下一个转换阶段开始之前将输入建立至正确的电压。较长的采集阶段可以降低对驱动放大器的建立要求,并且允许较低的RC滤波器截止频率,这意味着可以使用噪声较高且/或功率...
大多SAR ADC的DAC都使用电容式DAC来提供内在的跟踪/保持功能。电容式DAC是采用电荷再分配原理来产生模拟输出电压的。电容式DAC由N个具有二进制权重值的电容器阵列再加上一个“虚拟LSB”电容器组成。 首先通过Sa开关连接VIN,并将所有S1-S11的开关连接到VIN,给所有并联的电容进行充电,这样就将所有电容充满,并且充电电...