从2017年开始关注并研究RISC-V开源指令集的32位MCU架构,针对快速中断响应、高带宽数据DMA进行优化,自定义压缩指令,研发设计硬件压栈(HPE,Hardware Prologue/Epilogue),并创新性提出免表中断(VTF,Vector Table Free)技术,即免查表方式中断寻址技术,同时引入两线仿真调试接口。 目前已形成了侧重于低功耗或高性能等,多个...
凭借在RISC架构领域积累的四代设计经验和深厚的技术底蕴,研究团队仅耗时三个月便圆满完成了RISC-V指令集的开发工作,这一成就充分彰显了团队的高效研发实力与深厚技术积累。 时至2015年,RISC-V指令集在学术界已声名鹊起。为了进一步推动其在技术与商业领域的蓬勃发展,几位创始人采取了双管齐下的策略: 在技术层面,...
西部数据的 SweRV架构(RV32IMC)是 RISC-V内核处理器的典型代表,它是一个32 bit 顺序执行指令架构,具有双向超标量设计和9 级流水线,采用 28 nm 工艺技术实现,运行频率高达 1.8 GHz,可提供 4.9 CoreMark/MHz 的性能,略高于ARM的 Cortex A15,已经在西部数据的 SSD和 HDD 控制器上使用,SweRV项目是一个开源项目...
西部数据的 SweRV架构(RV32IMC)是 RISC-V内核处理器的典型代表,它是一个32 bit 顺序执行指令架构,具有双向超标量设计和9 级流水线,采用 28 nm 工艺技术实现,运行频率高达 1.8 GHz,可提供 4.9 CoreMark/MHz 的性能,略高于ARM的 Cortex A15,已经在西部数据的 SSD和 HDD 控制器上使用,SweRV项目是一个开源项目...
RISC-V代表了处理器架构的范式转变,特点是其开源模型简化了设计理念并促进了全球community-driven的开发。RISC-V导致了处理器技术发展前进方式的重大转变,提供了一个不受传统复杂性阻碍的全新视角。 RISC-V起源于加州大学伯克利分校的学术起点,超越了其教育起源,成为商业处理器领域的一股强大力量,体现了开放知识和创新的...
与消费电子市场不同,垂直行业有数字化转型和自主创新的需求,对新技术更加感兴趣,智慧交通、智慧金融、智慧医疗、智慧教育等都是RISC-V发展强生态很好的落地领域。不过传统领域已被其它架构占领,如果RISC-V只是做平替很难向上发展,必须发挥RISC-V开放架构的最大价值,传统领域和新兴领域同时发力,展现出RISC-V强大...
“RISC-V是我们信息领域芯片的关键核心技术,采用开源模式的一种新的技术。所以它能够有力的推动新的技术产业和新模式、新动能的创新发展。这样就可以对于新质生产力发展起很大的推动作用。”软件开源生态的魅力在于,不同的开发者和企业在开源生态中都可以共同参与、贡献和改进。在历史与未来的交汇点上,开源生态是给...
五分钟技术趣谈 | Part 01●RISC-V的背景与发展● 1.1 什么是指令集架构(ISA) 计算机系统的核心是处理器,它负责执行程序中的指令。为了能够让处理器理解并执行这些指令,需要有一套规范,这就是指令集架构(Instruction Set Architecture,ISA)。指令集架构主要规定了指令格式、寻址访存(寻址范围、寻址模式、寻址粒度、...
RISC-V代表了处理器架构的范式转变,特点是其开源模型简化了设计理念并促进了全球community-driven的开发。RISC-V导致了处理器技术发展前进方式的重大转变,提供了一个不受传统复杂性阻碍的全新视角。 RISC-V起源于加州大学伯克利分校的学术起点,超越了其教育起源,成为商业处理器领域的一股强大力量,体现了开放知识和创新的...
RISC-V技术杂谈 RISC-V(发音为“risk-five”)是一个基于精简指令集(RISC)原则的开源指令集架构(ISA)。 与大多数指令集相比,RISC-V指令集可以自由地用于任何目的,允许任何人设计、制造和销售RISC-V芯片和软件。虽然这不是第一个开源指令集,但具有重要意义,因为其设计使其适用于现代计算设备(如仓库规模云计算机、...