基于FPGA 的RISC-V CPU 矩阵乘法定制指令实现 邵一民 周俊 秦工(江汉大学,湖北武汉 430056)摘 要:RISC-V 作为新一代开源精简指令集,具有功耗低、面积小和性能高的优点,尤其是基于FPGA 实现的RISC-V CPU 可以为不同应用场景进行定制优化。本文主要研究了对在FPGA 中实现的RISC-V CPU 添加硬件实现的自...
RISC-V作为新一代开源精简指令集,具有功耗低,面积小和性能高的优点,尤其是基于FPGA实现的RISC-V CPU可以为不同应用场景进行定制优化.本文主要研究了对在FPGA中实现的RISC-VCPU添加硬件实现的自定义指令的方法,并以信号处理中常见的矩阵乘法为例,增加专用的矩阵乘法指令对重复耗时的矩阵运算进行加速,提升其在特定应用...