本文利用硬件加速的思想,提出了基于FPGA的软硬件协同加速仿真技术。用可综合的Verilog语言编写的设计测试文件(DUT)经综合实现后,下载到 FPGA中,TestBench仍然运行在主机的仿真器ModelSim软件上,通过Verilog编程语言接口(PLI)进行软硬件间的数据交互,从而实现对DUT的软硬件协同加速仿真。实验结果表明,相对于纯软件仿真,运用...
我们分别对DUT进行纯软件仿真和软硬件协同加速仿真测试,实验结果如图6所示。仿真结果与主机配置、设计的复杂度以及仿真时钟周期数有关。 图6 实验结果对比 4 结论 本文利用硬件加速的思想,提出了基于FPGA的软硬件协同加速仿真技术。用可综合的Verilog语言编写的设计测试文件(DUT)经综合实现后,下载到 FPGA中,TestBench仍...
基于Altera FPGA的软硬件协同仿真系统级芯片设计,软硬件协同仿真,FPGA简要介绍了软硬件协同仿真技术,指出了在大规模FPGA开发中软硬件协同仿真的重要性和必要性,给出基于Altera FPGA的门级软硬件协同仿真实例.瞿俊杰,陈咏恩WanFang半导体技术
1.一种基于FPGA的软硬件协同仿真验证系统,包括网络测试仪、设置于用户PC端中的软件系统部分和对集成电路芯片进行模拟的硬件系统部分,软件系统部分包括网络测试仪的控制平台以及嵌入式系统接口模块,硬件系统部分包括CPU接口模块、FPGA内的接口转换逻辑模块以及FPGA内实现的虚拟待测试芯片,其特征在于,所述硬件系统还包括网络...
基于FPGA的软硬件协同仿真加速技术
随着FPGA设计功能越来越强,器件结构越来越复杂,其验证的复杂度就越来越高.对于一个大规模FPGA设计,其逻辑验证的效率和可靠性往往决定了任务的成败.本文介绍了一种软硬件自动协同仿真平台的搭建,在此平台上对AES算法的RTL实现进行测试验证,与传统RTL级验证相比,软硬件协同仿真大大提高了逻辑验证的验证效率和测试覆盖率...
简要介绍了软硬件协同仿真技术,指出了在大规模FPGA开发中软硬件协同仿真的重要性和必要性,给出基于Altera FPGA的门级软硬件协同仿真实例. 瞿俊杰,陈咏恩 - 《半导体技术》 被引量: 24发表: 2003年 基于FPGA的软硬件协同测试的设计与实现 在软硬件的开发阶段中,测试结果直接关系到这个软硬件能否顺利进行调试应用.其...
协同仿真FPGA以太网针对当前SoC设计过程中仿真速度过慢的问题,基于PLI机制,设计了一种能够有效支持基于FPGA 的软硬件协同仿真平台的数据通路.其中PC端利用仿真工具和w insock A PI构建了激励产生和传输的下行通路,在FPGA端,利用Microblaze组成的SoC建立仿真数据加载和结果反馈的上行通路,同时两端通过以太网实现物理传输....
基于FPGA的雷达轴角测试系统实现及软硬件协同仿真 维普资讯 http://www.cqvip.com
基于软、硬件协同的FPGA 软件交联仿真验证技术 刘海山,乔 森,丁怀龙 (北京精密机电控制设备研究所,北京,100076)摘要:针对型号伺服控制系统硬件架构特点,提出一种基于软、硬件协同的现场可编程门阵列(Field Programmable Gate Array ,FPGA )软件交联仿真验证技术,利用黑白盒测试相结合的思想,分别建立软件仿真...