在使用软核IP的MCU市场,各家公司都使用自己的专有产品,并且不存在兼容性。 “ RISC-V,一统江湖 随着RISC-V 的出现,这种趋势开始改变。Microchip 是第一个加入的公司,从 SiFive 接收 E31 内核,并开始将其作为名为 MI-V 的软核 IP 提供。PolarFire 作为 SmartFusion 的后继...
一是因为RISC-V架构开源,不会被逼着按别人指定的路来走,可以随意修改什么的,也不需要授权。 二是因为通过RSIC-V结合FPGA,这也可能是芯片发展的一个新方向,FPGA未来的一个方向是SoC FPGA,实现软硬件都可以编程。 而RISC-V处理器和FPGA生态环境非常匹配,在没有RISC-V之前,FPGA软核生态主要由各FPGA厂商来维护,相...
Microsemi 于 2017 年开始在其 FPGA 中提供 RISC-V 软核,Lattice 于 2020 年开始提供,英特尔 (Altera) 于 2021 年开始提供,因此 Xilinx 是最后一家这样做的主要供应商(2024年5月30日)。 Microsemi 和 Gowin 的 FPGA 中也有 RISC-V 硬核,类似于 Zynq。对于 Microsemi 来说,由五个 64 位 SiFive U54/S51...
(1)本团队专为小容量 FPGA 设计了一款 64 位 RISC-V 处理器内核—PRV464。该处理器内核的技术特点有:精简的四级流水线、8KByte+8KByte 同步 L1 缓存、基于 Sv39 分页方案的虚拟内存、原子指令(Atom)拓展。内核对外总线为 64 位 AHB 总线,核心构建简单,占用资源量小,可移植性高,在 Anlogic EG4D20EG176 ...
同样是在 2021 年,Intel 开始提供与 RISC-V 兼容的 NIOS V/m,作为 NIOS-II 的后继者(这里也简单提到)。最后剩下的公司是 Xilinx,它也于 2023 年 11 月开始提供名为“MicroBlaze V”的 RISC-V 兼容软核。 最近,美国FPGA初创公司Efinix于4月8日发布了一款名为“Titanium Ti375”的产品。该公司的 LUT 为...
RISC-V是一个开源的标准指令集架构(ISA),由非盈利的RISC-V基金会管理。易灵思自2018年开始在FPGA中引入RISC-V内核的支持,目前已超过500万片的出货经验。通过不断地优化、改进,易灵思FPGA中可支持1/2/4软核RISC-V配置,以及四核硬核RISC-V处理器,持续为开源生态而奋斗。
这在一定程度也说明了,从应用端来看,“FPGA+RISC-V”的组合也是走进开发者的一种方式。同样,开发者对“FPGA+RISC-V”也表现出一定的兴趣,例如在集成电路双创大赛中,便有复旦大学参赛团队便尝试在紫光同创的FPGA芯片上移植一个RISC-V软核。尽管目前来看,紫光同创还没有公开宣传其FPGA有支持RISC-V计划,但其...
PolarFire®MPFxxxT FPGA提供50k、100k、200k、300k和500k逻辑元件(LE)版本,并可选配Mi-V RISC-V软核处理器。基础CPU核心最多使用约10k LE。这些芯片的集成硬IP包括一个双工PCIe端点/根端口、PLL、DLL、一个18 x 18 MACC预加法器和一个加密处理器。
1 他是给我们FPGA行业提供RISC-V软核的项目,我们可以通过这个了解RISC-V的最近进展 2 重要的IP核,包括PCIE、ETH、SATA、JESD204B 我还没有看到那个开源项目有这么丰富的接口IP 3 门槛对FPGA工程师来讲不算高,因为他是基于python和Verilog混合开发,对熟悉Verilog的开发的我们不算什么。
为了改善国内FPGA的现状,提出了一种新型的卷积神经网络加速器,用于配备轻量级RISC-V软核的国产FPGA(紫光同创PG2L100H)。所提出的加速器的峰值性能达到153.6 GOP/s,仅占用14K LUT(查找表)、32个DRM(专用RAM模块)和208个APM(算术处理模块)。所提出的加速器对于大多数边缘AI应用和嵌入式系统具有足够的计算能力,为...