实验三 3-8译码器的功能测试及仿真搜索 实验三 3-8 译码器的功能测试及仿真 实验三 3-8 译码器功能测试及仿真 一、 实验目的 1、 掌握中规模集成 3-8 译码器的逻辑功能和使用方法。 2、 进一步掌握 VHDL 语言的设计。 二、 预习要求 复习有关译码器的原理。 三、 实验仪器和设备 1. 数字电子技术实验台...
1.74LS138 译码器逻辑功能测试 将译码器使能端 S1、 S2 、 S3 及地址端 A2、A1、A0 分别接至逻辑电平开关输出口,八个 输出端 Y7 Y0 依次连接在逻辑电平显示器的八个输入口上,拨动逻辑电平开关,按下表逐 项测试 74LS138 的逻辑功能。 输入 输 出 S1 S2 S3 A2 A1 A0 Y0 Y1 Y2 Y3 ...
实验三 3-8 译码器功能测试及仿真 一、 实验目的 1、 掌握中规模集成 3-8 译码器的逻辑功能和使用方法。 2、 进一步掌握 VHDL 语言的设计。 二、 预习要求 复习有关译码器的原理。 三、 实验仪器和设备 1. 数字电子技术实验台 1 台 2. 数字万用表 1 块 3. 导线 若干 4.MUX PLUSII 软件 5.74LS...
任务一:测试3线—8线译码器74LS138逻辑功能。2.1待开发软件的一般描述 本软件旨在为图书馆系统管理员来管理图书馆书数目的增加、更新、删除、查询、对读者个人信息的查询、更改、删除;图书管理员可以借阅、归还图书;读者可以借阅、归还、预定图书、对个人信息的查询等。 2.2待开发软件的功能 不通过 2.3用户特征 用户...
在这个设计中,我们实现了一个3-8线译码器,它具有使能端S1、S2和S3,并且输出为低电平有效。下面是一个简单的VHDL实现示例。该设计是在EDA实验中学习的,希望对您有所帮助。首先,我们定义了所需的库和使用标准逻辑包,这在VHDL中是必要的。接着,我们定义了一个实体ls138,它有输入A(3位)、...
1、 实验任务:实验任务:设计一个3线-8线译码器 实验内容:实验内容:3线-8线译码器的逻辑功能是将输入的3位二进制代码译成8种对应的输出高、低电平信号。 实验内容:实验内容:3线-8线译码器功能表输 入输 出S1S2+S3A2A1A0Y0Y1Y2Y3Y4Y5Y6Y70XXXX11111111X1XXX...
1、译码器逻辑功能测试 1)按图5-2接线。 图5-2 2、用两片74LS138组成4-16线译码器 按图5-3接线,利用开关改变输入D0-D3的状态。 图5-3 3.实验设备及材料 1.SAC-DS4数字逻辑电路实验箱1个 2.万用表1块 3.74LS138 3-8线译码器2片 4.74LS40双四输入与非门1片 4.实验方法步骤及注意事项 1)根据表...
1、通过一个简单的3-8译码器的设计,让学生掌握组合逻辑电路的设计方法。 2、掌握组合逻辑电路的静态测试方法。 3、初步了解可编程器件设计的全过程。 二、实验步骤: MaxplusII软件的基本操作与应用 (一)设计输入: 1、软件的启动:进入Altera软件包,打开 MAX+plus II 10.0软件,如图1-1所示。 图:1-1 2、启动...
常用的译码器电路有二进制译码器、二-十进制译码器和显示译码器等。 二进制译码器的输入是一组二进制代码,输出是一组与输入代码一一对应得高、低电平信号。例如,典型的3线-8线译码器功能框图图1-1所示。输入的3位二进制代码共有8种状态,译码器将每个输入代码译成对应的一根输出线上的高、低电平信号。 图1-...
入选项卡“General EDA Tool Options”,设置“Modelsim-Altera”后面 的路径,即我们安装 Modelsim 时的路径;2)完成测试脚本创建与编 辑;3)测试脚本关联设置;4)调用 Modelsim 进行功能仿真和时序仿 真。(详见实验指导书) (4) 管脚分配:根据文档“SF-CY4 FPGA 学习板原理图 Ver2.0”对 3-8 译码器的进行引脚分...